FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

2019 级 电子科学与技术 专业FPGA课程设计

报 告

2022 年 5 月 20 日

多功能数字电子钟的设计

摘要

电子设计自动化(EDA)是一种实现电子系统或电子产品自动化设计的技术,使用EDA技术设计的结果既可以用FPGA / CPLD来实施验证,也可以直接做成专用集成电路(ASIC)。

本文是用verilog语言来描述一个基于FPGA的多功能数字电子时钟的设计,该设计具备时间显示,准确计时,时间校准, 定时闹钟等功能。本文首先介绍了需要完成的工作,然后介绍了系统整体设计以及源代码开发过程。源代码首先在Quartus软件上进行仿真、综合,通过后下载到正点原子新启点开发板上,在FPGA器件上的试验结果表明上述功能全部正确,工作稳定良好。

关键词 EDA;数字闹钟;verilog

Abstract

Electronic design automation (EDA) is a technology to realize the automatic design of electronic system or electronic products. The design results using EDA technology can be verified by FPGA / CPLD or directly made into application specific integrated circuit (ASIC).

This paper uses Verilog language to describe the design of a multifunctional digital electronic clock based on FPGA. The design has the functions of time display, accurate timing, time calibration, timing alarm clock and so on. This paper first introduces the work to be completed, and then introduces the overall design of the system and the source code development process. The source code is first simulated and synthesized on quartus software, and then downloaded to the punctual atom xinqidian development board. The test results on FPGA devices show that all the above functions are correct and work stably.

Keywords: EDA; Digital alarm clock; verilog

目录

一、概述所作题目的意义,拟完成的工作 2

1.1选题意义 2

1.2 拟完成的工作 2

二、系统整体设计 3

2.1 系统方框图设计 3

2.2 功能介绍 3

三、代码实现 3

3.1 顶层模块 3

3.2 各底层模块 7

3.3 系统总原理框图 37

3.4 仿真波形 38

四、实物调试效果 40

4.1 硬件管脚分配说明 40

4.2 实物及现象 41

五、 课程设计的体会 45

六、参考文献 46

一、 概述所作题目的意义 ,拟完成的工作

1.1选题意义

数字钟是一种以数字电路为基础,综合了模拟电路和电路基础知识设计出的一种时间数字显示装置。它具有结构简单、设计方便、稳定性强等优点,已广泛应用于各种公共场所,成为人们日常生活的必需品,给人们的生活、学习、工作带来很大的方便。由于数字集成电路的发展和石英品体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表,钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。随着科学技术及人们生活观念的改变,数字钟的设计显示出新的发展趋势:体积更加小巧;功能更加强大,如增加了定时控制,闹铃,仿广播电台等功能;设计的外表更加的时尚、美观,适合人们的审美观点的改变。因此,更为先进的电子钟的研究有着良好的发展前景和市场潜力。

[En]

Digital clock is a kind of time digital display device which is based on digital circuit and integrates the basic knowledge of analog circuit and circuit. It has the advantages of simple structure, convenient design and strong stability, and has been widely used in various public places. It has become a necessity of people’s daily life, and brings great convenience to people’s life, study and work. Due to the development of digital integrated circuits and the wide application of quartz oscillators, the accuracy of digital clocks is much higher than that of old clocks, and the digitization of clocks brings great convenience to people’s production and life. and greatly expand the original clock function. With the change of science and technology and people’s concept of life, the design of digital clock shows a new development trend: smaller size; more powerful functions, such as timing control, alarm, imitation radio station and so on; the appearance of the design is more fashionable and beautiful, suitable for the change of people’s aesthetic point of view. Therefore, the research of more advanced electronic clock has a good development prospect and market potential.

数字钟不仅仅是一个数字电路,它在其他领域也有相当大的发展空间,诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。

[En]

Digital clock is not only a digital circuit, but also has considerable room for development in other fields, such as timing automatic alarm, automatic ringing on time, automatic control of time program, timing broadcast, timing opening and closing circuit, timing switch oven, on-off power equipment, and even the automatic activation of all kinds of timing electrical equipment, all of which are based on the digitization of clocks and watches. Therefore, it is of great practical significance to study the digital clock and expand its application.

1.2 拟完成的工作

1、能够用数码管或液晶屏显示时、分和秒(采用24小时进制);

2、具有按键校时功能,对小时和分单独校时,对分校时时,停止向小时进位;

3、具有闹钟功能,闹钟铃声为自主设计的用蜂鸣器发出的声音;

4、通过按键设置闹钟功能,且自动停闹和手动操作停闹;

5、其它创意设计:增加闹钟模式开启指示灯和闹铃提示灯;可以作为秒表使用。

二、系统整体设计

2. 1 系统方框图设计

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

2 .2 功能介绍

本系统分为分频模块、计时模块、闹钟模块、秒表模块、控制模块、显示模块六个模块:分频模块给计时秒表闹钟模块提供时钟信号,控制模块控制计时秒表闹钟模块,通过显示模块的段选和位选进行显示。

[En]

The system is divided into six modules: frequency division module, timing module, alarm clock module, stopwatch module, control module and display module: frequency division module provides clock signal to timing stopwatch alarm clock module, and control module controls timing stopwatch alarm clock module. Display through segment selection and position selection of the display module.

三、代码实现

3.1 顶层模块

clock_top.v

module clock(

            //input

            clk,//时钟信号

            rst_n,//复位

            key,

mkey,

button,

            //output

            data, //a-g段

data_db,

            weixuan,//位选

beep,

LED,

nled,

bled,

           );

input clk;//时钟信号

input rst_n;//复位

input [2:0] key;

input mkey;

input button;

output [3:0] LED;

output nled;

output bled;

output [6:0] data;//段选

output data_db;

output [7:0] weixuan;//位选

output beep;

wire beep_1;

wire [1:0] H_data1;

wire [3:0] H_data2;

wire [2:0] H_data3;

wire [3:0] H_data4;

wire [2:0] H_data5;

wire [3:0] H_data6;

wire [3:0] H_data7;

wire [3:0] H_data8;

wire [1:0] N_data1;

wire [3:0] N_data2;

wire [2:0] N_data3;

wire [3:0] N_data4;

wire [1:0] C_data1;

wire [3:0] C_data2;

wire [2:0] C_data3;

wire [3:0] C_data4;

wire [2:0] C_data5;

wire [3:0] C_data6;

wire [3:0] C_data7;

wire [3:0] C_data8;

wire [3:0] pin_status_ctrl;

key    U1( .clk(clk),

  .rst_n(rst_n),

  .key(key),

  .pin_status_ctrl(pin_status_ctrl)

  );

model U2(.clk(clk),.rst_n(rst_n),.pin_status_ctrl(pin_status_ctrl),

               .H_data1(H_data1),

   .H_data2(H_data2),

   .H_data3(H_data3),

   .H_data4(H_data4),

   .H_data5(H_data5),

   .H_data6(H_data6),

   .H_data7(H_data7),

   .H_data8(H_data8),

.Display_Model(Display_Model),

.N_data1(N_data1),//闹钟

   .N_data2(N_data2),

   .N_data3(N_data3),

   .N_data4(N_data4),

.LED(LED),

               );

weixuan U3( .clk(clk),.rst_n(rst_n),.weixuan(weixuan));

duanxuan  U4(.clk(clk),.rst_n(rst_n),

.C_data1(C_data1),//实际显示

.C_data2(C_data2),

.C_data3(C_data3),

.C_data4(C_data4),

.C_data5(C_data5),

.C_data6(C_data6),

.C_data7(C_data7),

.C_data8(C_data8),

.data(data),

.data_db(data_db)

);

xianshi     U5(

                 .clk(clk),

        .rst_n(rst_n),

  .mkey(mkey),

        .H_data1(H_data1),//时钟

     .H_data2(H_data2),

     .H_data3(H_data3),

     .H_data4(H_data4),

     .H_data5(H_data5),

     .H_data6(H_data6),

     .H_data7(H_data7),

     .H_data8(H_data8),

  

     .Display_Model(Display_Model),//显示模式

  

     .N_data1(N_data1),//闹钟

     .N_data2(N_data2),

     .N_data3(N_data3),

     .N_data4(N_data4),

  

  .C_data1(C_data1),//实际显示

  .C_data2(C_data2),

  .C_data3(C_data3),

  .C_data4(C_data4),

  .C_data5(C_data5),

  .C_data6(C_data6),

  .C_data7(C_data7),

  .C_data8(C_data8),

                 );

  

beep U6( .clk(clk),.beep_1(beep_1),.beep(beep), .bled(bled),

 );

naozhong    U7( .clk(clk),

.rst_n(rst_n),

               .button(button),

     .H_data1(H_data1),//时钟

     .H_data2(H_data2),

     .H_data3(H_data3),

     .H_data4(H_data4),

    .N_data1(N_data1),//闹钟

     .N_data2(N_data2),

     .N_data3(N_data3),

     .N_data4(N_data4),

    

  .beep_1(beep_1),

.nled(nled),

               );

endmodule

模块仿真:

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3. 2 各底层模块

3.2.1 beep.v(蜂鸣器控制)

module beep(

              clk,

  beep_1,

  beep,

  bled); //模块名称beep

input clk; //系统时钟50MHz

input beep_1;

output beep; //蜂鸣器输出端

output bled;

reg bled;

reg beep_r; //寄存器

reg[27:0]count;

assign beep = beep_r; //脉冲输出

always@(posedge clk)

if(beep_1==1'b1)

  begin

count <= count + 1'b1;   end always @(count[20]) begin if(beep_1="=1'b0)" beep_r="0;" else bled="(count[13]&count[24]&count[27]);" end endmodule < code></=>

模块仿真:

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3.2.2 key.v (按键控制)

module key(

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;clk,

&#xA0;&#xA0;rst_n,

&#xA0;&#xA0;key,

&#xA0;&#xA0;

&#xA0;&#xA0;pin_status_ctrl

&#xA0;&#xA0;);

input clk;

input rst_n;

input [2:0] key;

output [2:0] pin_status_ctrl;

parameter T20MS = 25'd1_000_000;

reg[2:0] key_rst; &#xA0;//

always @(posedge clk or negedge rst_n)//&#x5728;&#x65F6;&#x949F;&#x7684;&#x4E0A;&#x5347;&#x6CBF;&#x6216;&#x590D;&#x4F4D;&#x7684;&#x4E0B;&#x964D;&#x6CBF;&#x4F1A;&#x6267;&#x884C;&#x4E0B;&#x9762;&#x7684;&#x64CD;&#x4F5C;

&#xA0;&#xA0;&#xA0;&#xA0;if(!rst_n) key_rst <= 3'b111; 如果复位键按下则三位二进制数111赋值给key_rst     else key_rst <="key;" reg[2:0] key_rst_r; always @(posedge clk or negedge rst_n)     if(!rst_n) key_rst_r    wire[2:0] key_en; assign key_en="key_rst_r" & (~key_rst); key_en等于key_rst_r与 ************************************************ 按键消抖动 reg[19:0] cnt;              cnt if(key_en) + 1'b1; cnt+1 每隔20ms就取按键上的值   每20ms接收一次键值  (倒数第二个) pin_status; clk信号上升沿到来时执行 pin_status if(cnt="=" t20ms) pin_status_r; pin_status_r 前20ms的值与后20ms的值  判断有没有按键按下 (最后一个)  pin_status_ctrl; wier常用来表示以"assign"关键字指定的组合逻辑信号 pin_status_ctrl="pin_status_r" (~pin_status); endmodule< code></=>

模块仿真:

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3.2.3 duanxuan.v(段选控制)

module duanxuan( clk,

&#xA0;rst_n,

&#xA0;C_data1,//&#x5B9E;&#x9645;&#x663E;&#x793A;

&#xA0;C_data2,

&#xA0;C_data3,

&#xA0;C_data4,

&#xA0;C_data5,

&#xA0;C_data6,

&#xA0;C_data7,

&#xA0;C_data8,

&#xA0;&#xA0;

&#xA0;&#xA0;data,

&#xA0;&#xA0;data_db

&#xA0;);

input clk;

input rst_n;

input [1:0] C_data1;

input [3:0] C_data2;

input [2:0] C_data3;

input [3:0] C_data4;

input [2:0] C_data5;

input [3:0] C_data6;

input [3:0] C_data7;

input [3:0] C_data8;

output [6:0] data;

output data_db;

/************************************************************/

reg[24:0] cnt; //&#x58F0;&#x660E;cnt&#x662F;&#x4E00;&#x4E2A;18&#x4F4D;&#x7684;&#x5BC4;&#x5B58;&#x5668;

reg[2:0] count;

parameter T5MS = 25'd100_000;//&#x5B9A;&#x4E49;&#x53C2;&#x6570;T5MS&#x4E3A;

parameter &#xA0;&#xA0;T_fenMiao &#xA0;&#xA0;&#xA0;&#xA0;= 25'd500_000;//500_000

parameter &#xA0;&#xA0;SEG_NUM0 &#xA0;&#xA0;&#xA0;&#xA0;= 8'hc0,//c0,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM1 &#xA0;&#xA0;&#xA0;&#xA0;= 8'hf9,//f9,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM2 &#xA0;&#xA0;&#xA0;&#xA0;= 8'ha4,//a4,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM3 &#xA0;&#xA0;&#xA0;&#xA0;= 8'hb0,//b0,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM4 &#xA0;&#xA0;&#xA0;&#xA0;= 8'h99,//99,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM5 &#xA0;&#xA0;&#xA0;&#xA0;= 8'h92,//92,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM6 &#xA0;&#xA0;&#xA0;&#xA0;= 8'h82,//82,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM7 &#xA0;&#xA0;&#xA0;&#xA0;= 8'hf8,//F8,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM8 &#xA0;&#xA0;&#xA0;&#xA0;= 8'h80,//80,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;SEG_NUM9 &#xA0;&#xA0;&#xA0;&#xA0;= 8'h90;//90,

/************************************************************/

//&#x5206;&#x79D2;&#x8BA1;&#x6570;&#x5668;

reg [24:0] Cnt_FenMiao;

always @(posedge clk or negedge rst_n)

&#xA0;&#xA0;&#xA0;&#xA0;if(!rst_n) Cnt_FenMiao <= 25'd0;     else if(cnt_fenmiao="=" t_fenmiao)      cnt_fenmiao <="25'd0;"         cnt_fenmiao + 1'b1;     ************************************************************ always @(posedge clk or negedge rst_n) 意思是在时钟的上升沿或复位的下降沿会执行下面的操作     if(!rst_n) cnt if(cnt="=" t5ms)         cnt   数据编码 数码管一要显示的列表数据(0~2) reg [6:0] s_data1_temp; s_data1_temp         case(c_data1)             3'd0:    s_data1_temp             3'd1:             3'd2:             default:         endcase    *********************************** 数码管二要显示的列表数据(0~9) s_data2_temp; s_data2_temp         case(c_data2)             4'd0:    s_data2_temp             4'd1:             4'd2:             4'd3:             4'd4:             4'd5:             4'd6:             4'd7:             4'd8:             4'd9: 数码管三要显示的列表数据(0~5) s_data3_temp; s_data3_temp         case(c_data3)    s_data3_temp             3'd3:             3'd4:             3'd5: 数码管四要显示的列表数据(0~9) s_data4_temp; s_data4_temp         case(c_data4)    s_data4_temp 数码管五要显示的列表数据(0~5) s_data5_temp; s_data5_temp         case(c_data5)    s_data5_temp 数码管六要显示的列表数据(0~9) s_data6_temp; s_data6_temp         case(c_data6)    s_data6_temp ***************************************** 数码管七要显示的列表数据(0~9) s_data7_temp;         s_data7_temp         case(c_data7)    s_data7_temp 数码管八要显示的列表数据(0~9) s_data8_temp; s_data8_temp         case(c_data8)    s_data8_temp assign data_db="data_dp;" data="data_temp;" ********************************************** reg[6:0] data_temp; data_dp; 在时钟的上升沿或复位的下降沿会执行下面的操作      if(!rst_n) begin      data_temp     end  begin        case(count) 选择数码管显示位 3'd0:begin       weixuan_r="8'b01111111;" 选择第一个数码管显示  data_temp="S_data1_temp;"  data_dp="1'b1;"      end 3'd1:begin 选择第二个数码管显示 3'd2:begin 选择第三个数码管显示   data_temp="S_data3_temp;"   data_dp="1'b1;" 3'd3:begin 选择第四个数码管显示 3'd4:begin 选择第五个数码管显示 3'd5:begin 选择第六个数码管显示 3'd6:begin 选择第七个数码管显示 3'd7:begin 选择第八个数码管显示    endcase      count    end endmodule< code></=>

模块仿真:

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3.2.4 weixuan.v(位选控制)

module weixuan(

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;clk,

rst_n,

weixuan

);

input clk;

input rst_n;

output[7:0] weixuan;

parameter T5MS = 25'd100_000;//&#x5B9A;&#x4E49;&#x53C2;&#x6570;T5MS&#x4E3A;

/**********************************************/

reg[7:0] weixuan_r;//&#x58F0;&#x660E;select__wei&#x662F;&#x4E00;&#x4E2A;&#x4E09;&#x4F4D;&#x7684;&#x5BC4;&#x5B58;&#x5668;

reg[24:0] cnt; //&#x58F0;&#x660E;cnt&#x662F;&#x4E00;&#x4E2A;18&#x4F4D;&#x7684;&#x5BC4;&#x5B58;&#x5668;

reg[2:0] count;

/*******************************************************/

assign weixuan = weixuan_r;

/**********************************************/ &#xA0;&#xA0;&#xA0;

//5ms&#x8BA1;&#x65F6;

always @(posedge clk or negedge rst_n)// &#x610F;&#x601D;&#x662F;&#x5728;&#x65F6;&#x949F;&#x7684;&#x4E0A;&#x5347;&#x6CBF;&#x6216;&#x590D;&#x4F4D;&#x7684;&#x4E0B;&#x964D;&#x6CBF;&#x4F1A;&#x6267;&#x884C;&#x4E0B;&#x9762;&#x7684;&#x64CD;&#x4F5C;

&#xA0;&#xA0;&#xA0;&#xA0;if(!rst_n) cnt <= 25'd0; 如果复位则     else if(cnt="=" t5ms)         cnt <="25'd0;"   + 1'b1; always @(posedge clk or negedge rst_n) 在时钟的上升沿或复位的下降沿会执行下面的操作      if(!rst_n) begin       weixuan_r     end  begin        case(count) 选择数码管显示位 3'd0:begin      weixuan_r="8'b01111111;" 选择第一个数码管显示      end 3'd1:begin 选择第二个数码管显示 3'd2:begin 选择第三个数码管显示 3'd3:begin 选择第四个数码管显示 3'd4:begin 选择第五个数码管显示 3'd5:begin 选择第六个数码管显示 3'd6:begin 选择第七个数码管显示 3'd7:begin 选择第八个数码管显示    endcase      count    end endmodule< code></=>

模块仿真:

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3.2.5 xiaoshi.v (时显示)

&#xA0;module xianshi(

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;clk,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;rst_n,

&#xA0;&#xA0;mkey,

&#xA0;&#xA0;

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;H_data1,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;H_data2,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;H_data3,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;H_data4,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;H_data5,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;H_data6,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;H_data7,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;H_data8,

&#xA0;&#xA0;

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;Display_Model,//&#x663E;&#x793A;&#x6A21;&#x5F0F; &#xA0;0&#x662F;&#x65F6;&#x949F;&#xFF0C;1&#x662F;&#x95F9;&#x949F;&#x8BBE;&#x7F6E;

&#xA0;&#xA0;

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;N_data1,//&#x95F9;&#x949F;

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;N_data2,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;N_data3,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;N_data4,

&#xA0;&#xA0;C_data1,//&#x5B9E;&#x9645;&#x663E;&#x793A;

&#xA0;&#xA0;C_data2,

&#xA0;&#xA0;C_data3,

&#xA0;&#xA0;C_data4,

&#xA0;&#xA0;C_data5,

&#xA0;&#xA0;C_data6,

&#xA0;&#xA0;C_data7,

&#xA0;&#xA0;C_data8,

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;);

input clk;

input rst_n; &#xA0;&#xA0;

input mkey;

input [1:0] H_data1;

input [3:0] H_data2;

input [2:0] H_data3;

input [3:0] H_data4;

input [2:0] H_data5;

input [3:0] H_data6;

input [3:0] H_data7;

input [3:0] H_data8;

input Display_Model;

input [1:0] N_data1;

input [3:0] N_data2;

input [2:0] N_data3;

input [3:0] N_data4;

output[1:0] C_data1;//&#x5B9E;&#x9645;&#x663E;&#x793A;

output[3:0] C_data2;

output[2:0] C_data3;

output[3:0] C_data4;

output[2:0] C_data5; &#xA0;

output[3:0] C_data6;

output[3:0] C_data7;

output[3:0] C_data8;

reg [1:0] b_data1;

reg [3:0] b_data2;

reg [2:0] b_data3;

reg [3:0] b_data4;

reg [2:0] b_data5;

reg [3:0] b_data6;

reg [3:0] b_data7;

reg [3:0] b_data8;

parameter T5MS = 25'd100_000;//&#x5B9A;&#x4E49;&#x53C2;&#x6570;T5MS &#x626B;&#x63CF;&#x5468;&#x671F;

//&#x5B9A;&#x65F6;&#x53D1;&#x9001;&#x6570;&#x636E;

reg [24:0] cnt; &#xA0;&#xA0;&#xA0;

reg [3:0] num;//&#x6BCF;&#x9694;5MS&#xFF0C;num&#x52A0;1

always @(posedge clk or negedge rst_n)

&#xA0;&#xA0;&#xA0;&#xA0;if(!rst_n) begin

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;cnt <= 25'd0;         num <="2'd0;"     end     else if(cnt="=" t5ms) begin + 1'b1;         cnt ****************************************** 通过display_model来确定是要送秒表数据还是时钟数据 always @(posedge clk or negedge rst_n)     if(!rst_n)     begin                  b_data1   b_data2   b_data3   b_data4   b_data5   b_data6   b_data7   b_data8 end  begin if(!mkey) 显示秒表 分秒10ms  case(num) 3'd0:    b_data1 ? n_data2:h_data3; 每5ms给第一个数码管送数据 ,为闹钟模式时,显示闹钟值 3'd1:    b_data2 n_data3:h_data4; 每5ms给第二个数码管送数据 3'd2:    b_data3 n_data4:h_data5; 每5ms给第三个数码管送数据 3'd3:    b_data4 3'd4:    b_data5 3'd5:    b_data6 endcase if(mkey) 显示时钟,时分秒   case(num) n_data1:h_data1; n_data2:h_data2; n_data3:h_data3; n_data4:h_data4; 每5ms给第四个数码管送数据 3'd6:    b_data7 3'd7:    b_data8 assign c_data1="b_data1;" c_data2="b_data2;" c_data3="b_data3;" c_data4="b_data4;" c_data5="b_data5;" c_data6="b_data6;" c_data7="b_data7;" c_data8="b_data8;" endmodule< code></=>

模块仿真:

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3.2.6naozhong.v(闹钟控制)

module naozhong(

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;clk,

&#xA0;&#xA0;rst_n,

&#xA0;&#xA0;button,

&#xA0;&#xA0;H_data1,

&#xA0;&#xA0;H_data2,

&#xA0;&#xA0;H_data3,

&#xA0;&#xA0;H_data4,

&#xA0;&#xA0;

&#xA0;&#xA0;N_data1,

&#xA0;&#xA0;N_data2,

&#xA0;&#xA0;N_data3,

&#xA0;&#xA0;N_data4,

&#xA0;&#xA0;beep_1,

&#xA0;&#xA0;nled,

&#xA0;&#xA0;);

input clk;

input rst_n; &#xA0;&#xA0;

input button;

output nled;

reg nled;

input [1:0] H_data1;

input [3:0] H_data2;

input [2:0] H_data3;

input [3:0] H_data4;

input [1:0] N_data1;

input [3:0] N_data2;

input [2:0] N_data3;

input [3:0] N_data4;

output beep_1;

reg beep;

assign beep_1 = beep;

reg &#xA0;flag1;

reg &#xA0;Y1,Y2,Y3,Y4;

reg [2:0] Yout;

always @(H_data1 or N_data1)

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;begin

&#xA0;&#xA0;&#xA0;&#xA0;if (H_data1 ==N_data1)

&#xA0;&#xA0;&#xA0;Y1 <= 1'b1; else       y1 <="1'b0;"   end always @(h_data2 or n_data2)      begin     if (h_data2="="    y2       y2    @(h_data3 n_data3) (h_data3="="    y3       y3 @(h_data4 n_data4) (h_data4="="    y4       y4 @(posedge clk negedge rst_n)     if(!rst_n)   begin nled="0;" flag1="1'b0;" beep="1'b0;"     else  begin  if(button="=1)"      yout="Y1+Y2+Y3+Y4;"     flag1  nled="1;"     if(yout="=3'd4" )       beep="1'b1;"      end begin end  end endmodule< code></=>

模块仿真:

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3.2.7 model.v(模式选择)

module model(

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;clk,

&#xA0;&#xA0;rst_n,

&#xA0;&#xA0;pin_status_ctrl,

&#xA0;&#xA0;H_data1,

&#xA0;&#xA0;H_data2,

&#xA0;&#xA0;H_data3,

&#xA0;&#xA0;H_data4,

&#xA0;&#xA0;H_data5,

&#xA0;&#xA0;H_data6,

&#xA0;&#xA0;H_data7,

&#xA0;&#xA0;H_data8,

&#xA0;&#xA0;

&#xA0;&#xA0;Display_Model,

&#xA0;&#xA0;Time_model,

&#xA0;&#xA0;N_data1,

&#xA0;&#xA0;N_data2,

&#xA0;&#xA0;N_data3,

&#xA0;&#xA0;N_data4,

&#xA0;&#xA0;LED

&#xA0;&#xA0;);

input clk;

input rst_n; &#xA0;&#xA0;

input [2:0] pin_status_ctrl;//&#x6309;&#x952E;&#x8F93;&#x5165;

output [3:0] LED;//&#x6A21;&#x5F0F;&#x6307;&#x793A;&#x706F;

reg [3:0] LED;

output [1:0] H_data1;//&#x8BA1;&#x65F6;&#x5668;&#x6570;&#x636E;

output [3:0] H_data2;

output [2:0] H_data3;

output [3:0] H_data4;

output [2:0] H_data5;

output [3:0] H_data6;

output [3:0] H_data7;

output [3:0] H_data8;

output Display_Model;

output [1:0] N_data1;//&#x95F9;&#x949F;&#x6570;&#x636E;

output [3:0] N_data2;

output [2:0] N_data3;

output [3:0] N_data4;

parameter &#xA0;&#xA0;T_fenMiao &#xA0;&#xA0;&#xA0;&#xA0;= 25'd500_000;//500_000 &#x7CFB;&#x7EDF;&#x65F6;&#x949F;50MHZ&#x65F6;&#x949F;&#x5206;&#x9891; &#x5373;50 000 000 /500 000 = 100hz &#xA0;0.01s &#x8BB0;100&#x6B21;&#x4E3A;1s

//&#x5206;&#x79D2;&#x8BA1;&#x6570;&#x5668;

reg [24:0] Cnt_FenMiao;

always @(posedge clk or negedge rst_n)

&#xA0;&#xA0;&#xA0;&#xA0;if(!rst_n) Cnt_FenMiao <= 25'd0;     else if((cnt_fenmiao="=" t_fenmiao)||(!iscount))      cnt_fenmiao <="25'd0;"         cnt_fenmiao + 1'b1;     ************************************************************    模式控制 0计时模式,1,调分,2调时,3校0,4,闹钟分,5,闹钟时 reg[2:0] time_model; output[2:0] always @(posedge clk or negedge rst_n)     if(!rst_n) time_model if(pin_status_ctrl[0])         begin             if(time_model="=" 3'd5)                 time_model             else             time_model 1'd1;         end reg display_model; iscount; 控制时间计数器   为0,停止计数,默认给1 [1:0] flag; 用来标志reg1小时十位是否到了2,到了2,reg2个位只能加到4 n_flag; 时钟 reg1; [3:0] reg2; [2:0] reg3; reg4; reg5; reg6; reg7; reg8; 闹钟 n_reg1; n_reg2; n_reg3; n_reg4; begin         iscount         led="4'B0000;"         reg1         reg2         reg3         reg4         reg5         reg6   reg7         reg8   n_reg1         n_reg2         n_reg3         n_reg4     end         case(time_model)          时钟正常开始跑             3'd0:             begin                  display_model                  iscount   led="4'B0000;"                  if(cnt_fenmiao="=" t_fenmiao)                 begin                     reg8                     if(reg8="=" 4'd9)                     begin                         reg8                         reg7                         if(reg7="="                         begin                             reg7                             reg6 +1'b1;  if(reg6="="  begin      reg6   reg5   if(reg5="="   begin       reg5       reg4 if(reg4="=4'd9)"     reg4  reg3  if(reg3="=3'd5)"    reg3                                           if(reg1="=" 2'd2)                                           begin                                              reg2                                              if(reg2="=" 4'd3)                                              begin                                                  reg2                                                                  reg1                                                                          end                                           end                                           else                                               reg2                                               if(reg2="="                                               begin                                                 reg2                                                 reg1                                               end                                            end  end end        end                         end                                              end                 end             end              调分模式                            3'd1:                 iscount                 if(pin_status_ctrl[2]) 加                     reg4                     if(reg4="="                         reg4                         reg3                         if(reg3> 3'd5)

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;reg3 <= 3'd0;                     end                 end                 else if(pin_status_ctrl[1]) 减                     begin                         reg4 <="reg4" - 1'b1;                         if(reg4="=" 4'd0)                             begin                                 reg4                                 reg3                                 if(reg3="=" 3'd0)                                     reg3                             end             end              调时模式             3'd2:             begin                 iscount   led="4'B0010;"                 if(pin_status_ctrl[2]) 加                 begin                     if(flag="=" 2'd2)                         reg2 +                         if(reg2>= 4'd3)

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;begin

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;reg2 <= 4'd0;                             reg1 <="2'd0;"                             flag                         end                     end                     else                     begin                         reg2 + 1'b1;                         if(reg2="=" 4'd9)                         begin                             reg2                             if(reg1="=" 2'd2)                             begin                                 reg1                             end                 end                 else if(pin_status_ctrl[1]) 减 - 4'd0)                                 reg2                                 if(reg1="="                                     reg1             end                              3'd3: begin                     iscount    led="4'B0010;"        if(pin_status_ctrl[1])          begin   if(reg5>= 3'd3)

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;begin

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;reg4 <= reg4 + 1'b1;                  reg5 <="3'd0;"                  reg6                  reg7                  reg8 end else    begin   reg5    end          end                 end 3'd4: 设置闹钟分 begin     display_model  led="4'B0100;"  if(pin_status_ctrl[2]) 加                 begin                     n_reg4                     if(n_reg4="=" 4'd9)                     begin                         n_reg4                         n_reg3                         if(n_reg3> 3'd5)

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;n_reg3 <= 3'd0;                     end                 end                 else if(pin_status_ctrl[1]) 减                     begin                         n_reg4 <="n_reg4" - 1'b1;                         if(n_reg4="=" 4'd0)                             begin                                 n_reg4                                 n_reg3                                 if(n_reg3="=" 3'd5)                                    n_reg3                             end end   3'd5: 设置闹钟小时 begin led="4'B1000;"       if(pin_status_ctrl[2]) 加                 begin                     if(n_flag="=" 2'd2)                         n_reg2 +                         if(n_reg2>= 4'd3)

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;begin

&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;&#xA0;n_reg2 <= 4'd0;                             n_reg1 <="2'd0;"                             n_flag                         end                     end                     else                     begin                         n_reg2 + 1'b1;                         if(n_reg2="=" 4'd9)                         begin                             n_reg2                             if(n_reg1="=" 2'd2)                             begin                                 n_reg1                             end                 end                 else if(pin_status_ctrl[1]) 减 - 4'd0)                                 n_reg2                                 if(n_reg1="="                                     n_reg1 end            endcase ************************************************ assign h_data1="reg1;" h_data2="reg2;" h_data3="reg3;" h_data4="reg4;" h_data5="reg5;" h_data6="reg6;" h_data7="reg7;" h_data8="reg8;" n_data1="n_reg1;" n_data2="n_reg2;" n_data3="n_reg3;" n_data4="n_reg4;" endmodule< code></=></=></=></=></=></=>

模块仿真:

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3.3 系统总原理框图FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

3.4 仿真波形

秒仿真波形

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

分仿真波形

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

时仿真波形

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

调整时间的控制仿真波形

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

闹钟仿真波形

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

时间与闹钟显示切换仿真波形

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

四、 实物调试效果

4. 1 硬件管脚分配说明

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

4. 2 实物 及现象

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

按键:从左到右依次为R1(复位按键),K0(模式选择按键),K1(数值减按键),K2(数值加按键),K3(显示分,秒,毫秒按键)。

LED灯(贴片):从左到右依次是LED1(指示设置闹钟小时位),LED2(指示设置闹钟分钟位),LED3(调时或者校秒指示灯,按下K1是秒数大于30则秒数加一,秒数小于30则秒数清零),LED4(调分指示灯)。

红色LED(直插式):LED(上)为闹钟模式开启指示灯,LED(下)为按照蜂鸣器发声频率闪烁的闹铃提示灯。

黄色杜邦线:代替拨码开关,一端连接在F3引脚上,另外一端接3.3V时闹钟模式开,LED(上)亮,接GND时闹钟模式关,LED(上)灭。

开发板上电默认从零开始显示时,分,秒并正常走时,按下R1时复位清零。按下K0一次进入调分模式,LED4指示灯亮,这时可按需求按下K1或K2来校准分钟。按下K0两次进入调时模式,LED3指示灯亮,这时可按需求按下K1或K2来校准小时。按下K0三次进入校秒模式,LED3指示灯亮,这时可按需求按下K1或K2来校准秒数。按下K0四次进入设置闹钟分钟位模式,LED2指示灯亮,这时可按需求按下K1或K2来设置闹钟定时时间。按下K0五次进入设置闹钟小时位模式,LED1指示灯亮,这时可按需求按下K1或K2来设置闹钟定时时间。按下K3不动时,数码管显示分,秒,毫秒。

  • *课程设计的体会

本次从查阅文献,到可实施方案的设计,VerilogHDL的编写,有以下体会

首先:在设计思路上存在严重模糊,逻辑混乱,尤其在顶层模块的设计时不能理清模块之间的相互关系,对一些基本概念缺乏准确的认识;

[En]

First of all, there is serious ambiguity and logic confusion in the design idea, especially in the design of the top-level module, the relationship between the modules can not be clarified, and there is a lack of accurate understanding of some basic concepts.

其次:对软件的安装及操作环境的不熟悉导致实验进行的缓慢;

第三:没有好好学VerilogHDL语言常常犯一些低级的语法错误,即使是一个标点、匹配问题、数据类型定义错了都会导致一连串的错误,故在编程时一定要倍加仔细;

第四:在仿真波形的观察与分析上明显感到专业知识的不够,尤其在对分频,扫描,译码,显示电路这块由于扫描频率、延时单位、时间精度及运行时间没有设计好导致无法观察实验意达到的波形及显示结果;

[En]

Fourth, it is obvious that there is not enough professional knowledge in the observation and analysis of simulation waveforms, especially in frequency division, scanning and decoding, the display circuit is unable to observe the experimental waveform and display results due to the lack of design of scanning frequency, delay unit, time accuracy and running time.

第五:经过不断地查找资料和尝试,我们做出了基础功能,但是在小组成员间的相互鼓励和勇敢向前,积极进取的学习态度下,我们进一步做出了多功能数字电子钟的功能扩展另外并加上了自己的一些小设计。实验是检验原理方案的唯一方法,只有通过不断的尝试、观察、分析才能得到正确的实验结果。

[En]

Fifth: after constantly looking for information and trying, we have made the basic function, but under the mutual encouragement and brave forward, positive and enterprising learning attitude among the members of the group, we further made the function expansion of the multi-function digital electronic clock and added some small designs of our own. The experiment is the only way to test the principle scheme, and the correct experimental results can be obtained only through continuous attempt, observation and analysis.

最后:此次FPGA课程设计让我们收获良多,学习了数字系统自上而下的设计方法,进一步熟悉层次电路的设计方法。自顶而下的电子设计方法能使程序之间条理理清晰,分工明确,便于设计。同时也培养了自己动手设计实验的能力及对计算机软件编程应用方面的兴趣也为今后的学习打好基础。

在验证功能中,也纠正了自己的一些疑惑。

(1)实验过程中发现数码管部分管子的时不亮时微亮导致数字的显示不清晰。分析数码管的扫描频率为系统脉冲50MHz,而FPGA数码管的扫描频率不支持太高频率或者是数码管的管脚不支持太高频,而把扫描频率降下来即可。

(2)在观察实验的过程中将parameter T_fenMiao = 25’d500_000;//500_000 系统时钟50MHZ时钟分频 即50 000 000 /500 000 = 100hz 0.01s 记100次为1s,修改数据可以让时间按照自己想要的速度走秒,方便观察实验结果。

在这次课程设计中,我们也遇到了一些十分棘手的问题,靠查找资料,求教同学完成了这次课程设计。这也让我们明白了团队合作的重要性,谢谢老师和我的小伙伴们。

[En]

In this curriculum design, we also encountered some very thorny problems. We completed the curriculum design by looking for materials and consulting students. This also makes us understand the importance of teamwork. Thank you, teacher and my friends.

六、参考文献

[1]刘睿劼. 基于FPGA的多功能数字钟设计[J]. 电脑与电信, 2009(05):77-79.

[2]蒋昕怡. EDA设计(Ⅱ) 多功能数字钟[J]. 数码设计(上), 2018.

[3]吴小红. 基于FPGA的多功能数字钟的设计与实现[J]. 电子测试, 2018, 000(022):19-20,22.

[4]方润生、邓佳宁、于海霞. 基于FPGA多功能数字钟的设计[J]. 电子世界, 2020(17):2.

重点说明:!!!!!!!!!!!!!!!

本设计参考了网上的电子时钟代码,并在基础上加了一些自己的功能,程序中存在一些bug,只为了完成课程设计,达到要求就行,不喜勿喷,如果对你有用的话请不要忘记给我一个免费的赞哦!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!报告为小组成员完成

代码+报告地址

解压码请点赞收藏后私信哈,报告皆为我女朋友所著,切勿完全抄袭,尊重他人劳动成果。谢谢!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!

CSDN资源链接:https://download.csdn.net/download/ryncgh/85423178?spm=1001.2014.3001.5503

数字时钟完整演示

VID_20220519_101757

Original: https://blog.csdn.net/ryncgh/article/details/124861361
Author: 嗨菜鸡
Title: FPGA课程设计——数字电子时钟VERILOG(基于正点原子新起点开发板,支持8位或6位共阳极数码管显示时分秒毫秒,可校时,可设闹钟,闹钟开关,led指示)

原创文章受到原创版权保护。转载请注明出处:https://www.johngo689.com/93578/

转载文章受原作者版权保护。转载请注明原作者出处!

(0)

大家都在看

发表回复

登录后才能评论
免费咨询
免费咨询
扫码关注
扫码关注
联系站长

站长Johngo!

大数据和算法重度研究者!

持续产出大数据、算法、LeetCode干货,以及业界好资源!

2022012703491714

微信来撩,免费咨询:xiaozhu_tec

分享本页
返回顶部